Noticias

El paquete lógico estándar más pequeño y más delgado y más delgado de NEXPERIA, 14, 16, 20 y 24 pines del paquete DHXQFN

  • Autor:NXP
  • Liberar:2021-06-30

Nuevo paquete integra un gran número de funciones lógicas a sistemas de tamaño pequeño

Nimei, 30 de junio de 2021: Expertos en el campo del dispositivo semiconductor básico.NexperiaHoy anunció el lanzamiento de estándares.Dispositivo lógicoLos paquetes más pequeños y delgados de 14, 16, 20 y 24 pines del mundo. Por ejemplo, un paquete DHXQFN de 16 pines es un 45% más pequeño que el dispositivo no comisionado DQFN16 estándar de la industria. El nuevo paquete no solo es menor que el tamaño del PIN de producto competitivo, sino que también ahorra un 25%.tarjeta de circuito impresoárea.

El tamaño del paquete es de solo 2 mm x 2 mm (14º pines), 2 mm x 2,4 mm (16 pines), 2 mm x 3,2 mm (20 pines) y 2 mm x 4 mm (24 pines), 0,4 mm el paquete DHXQFN del espaciado es de solo 0,45 mm. Los dispositivos incluyen: Dieciséis inversión SchmidtdesencadenarCambio de SIPO de 8 bitsRegistrarse, Con pestillo de salida; conversión de doble potencia de 4 bitstransceptorConductor de tampón de ocho circuitos / líneas; transceptor de bus de ocho vías; y transceptores de conversión de doble potencia de 8 bits.

El gerente de productos de Nexperia Ashish Jha señaló: "Nexperia tiene más de 50 años de historia en el desarrollo de dispositivos lógicos estándar, esperamos convertirnos en un líder de la industria reconocido en los próximos tres años. Estos nuevos paquetes son un ejemplo de nuestra innovación. Antes de esto, Es increíble integrar una gran cantidad de funciones lógicas a los sistemas de tamaño pequeño. Sin embargo, nuestro nuevo paquete DHXQFN puede cargar funciones complejas, como 74HC595 Registros de turnos en aplicaciones sensibles a espacial, como relojes inteligentes, dispositivos móviles y conectividad a Internet. Industrial equipo. "

Además, el tamaño de Pin pequeño del paquete DHXQFN hace que el dispositivo sea más cerca de la bypasscapacidad. Esto es para aplicar dispositivos lógicos.Placa de circuitoEl diseño limitado es una ventaja significativa, y las huellas entre los dispositivos lógicos y los condensadores son cortos, y se mejora el rendimiento en aplicaciones de alta frecuencia.